Yadala Sucharitha, P. Anantha Christu Raj, TS Karthik, Dhiraj Kapila, V.Mathiazhagan e Ranjan Walia
A encriptação portátil desempenha um papel fundamental no surgimento de aplicações informáticas em ambientes controlados por recursos com base na identificação. Neste documento, exibimos as configurações VLSI com maior eficiência de recursos para os algoritmos de criptosistema PRESENT de 80 e 128 bits, denominados PRESET-80 e PRESET-128. As implementações FPGA destes projetos foram realizadas utilizando um chip FPGA Xilinx XC6VXX70R-1-VF1646 baseado na tecnologia LUT 6. Estes projetos apresentam um atraso de ciclo de relógio de 33, funcionam a 306,84 MHz e fornecem uma frequência de relógio máxima de 595,08 Mbps. Os dois designs diferentes foram testados entre si. O design do PRESENT-80 apresenta também cortes FPGA 21% mais baixos e um aumento de 26% na produção. O design do PRESET-128 também necessita de menos 21% de divisão de FPGA, uma redução de latência de 28% e um aumento total de produção de 70%.