Revista de Engenharia Elétrica e Tecnologia Eletrônica

Projeto de célula somadora de prefixos paralelo CMOS de baixa potência

Shaochen Yang, Lau KT e Yufei Zhang

A adição é a operação básica em muitas aplicações electrónicas modernas . Por ser o somador mais rápido, o somador de prefixos paralelo é de maior interesse para muitos projectistas de circuitos. Nas últimas décadas, a tensão de alimentação e o tamanho dos transístores foram tremendamente reduzidos. Com cada vez mais transístores a serem integrados num único chip, a questão da energia deve ser resolvida. O somador de baixa potência tem sido estudado há anos e muitas soluções são propostas. Neste artigo, é projetado um novo circuito ao nível do transístor. A célula de circuito proposta emprega lógica de porta de transmissão e uma estrutura baseada em MUX. As simulações são conduzidas utilizando o Cadence® Virtuoso Spectre Simulator. O resultado mostra que o novo somador demonstra um melhor desempenho em termos de dissipação de energia, o que permite poupar mais de 5% de energia em comparação com os somadores lógicos CMOS convencionais com diferentes comprimentos de palavra.

Isenção de responsabilidade: Este resumo foi traduzido usando ferramentas de inteligência artificial e ainda não foi revisado ou verificado